2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩79頁未讀, 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、高性能嵌入式存儲器是現代數字信號處理器(DSP)的重要部件之一,特別隨著DSP芯片設計的SOC化,其容量的大小、工作頻率的高低直接影響到系統對數據處理的速度和吞吐量。本文首先介紹了一些常見的嵌入式存儲器,然后將其中在DSP芯片設計中最常見的兩種嵌入式存儲器SRAM和DRAM相互比較,并詳盡的研究了SRAM存儲器。SRAM存儲器采用的是SRAM存儲單元,具有讀寫速度快、可制造性高等優點,其電路結構通常分為存儲矩陣、地址譯碼器和讀/寫控制電

2、路三部分。 ZKLC-0201是一種高性能的32位數字信號處理器(DSP),內部有雙端口SRAM和I/O外設,這些外設受專門的I/O總線支持,從而形成了一個完整的片上系統。利用片內的指令緩沖,處理器執行指令的時間可以是一個單周期。ZKLC-0201結合了一個性能優良的浮點DSP核以及豐富的片上功能,這些功能有主機接口、DMA控制器、串口、鏈路口以及可用于多處理機系統的總線連接方式。ZKLC-0201的超級哈佛結構:一個縱橫式的總

3、線(CrossbarBus)交換機將一個數字處理器(NumericProcessor)核與一個獨立的I/O處理器(I/OProcessor)、雙口(Dual-Potted)存儲器(Memory)、并行的系統總線(ParallelSystemBus)等連接起來。 ZKLC-0201中的雙端口嵌入式存儲器是一個應用于高性能DSP處理器中的SRAM存儲器,支持對16比特、32比特、40比特和48比特4種不同長度數據的存取。 本

4、文首先從系統設計、體系結構和其所需要達到的性能指標進行分析上對雙端口嵌入式存儲器進行分析;然后,從電路結構上將其分為存儲陣列、讀寫電路、數據通路及其控制電路、地址譯碼和冗余控制五部分,并逐一進行分析和設計,并對雙端口實現、接口設計、時序設計、電路結構設計、存儲器測試設計均作了詳細的介紹。 嵌入式存儲器IP軟核設計的主要作用在于驗證系統設計,并為工程中心下一步的設計仿真工作進行準備,設計上采用混合設計的描述方法,并對設計的存儲器I

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論